数字滤波器设计

2019-07-16 20:56发布

       各位大侠,小弟最近要设计一个用于sigma-delta ADC的数字抽取滤波器,甚是着急,但是苦于毫无头绪,敬请各位高手指点啊。
下面是设计指标:
       信号频率为250hz,调制器采样频率频率为256KHZ,输出1bit数字信号,现需要降采样,抽取因子128,要求最终输出24bit,拟用三级结构,第一级为5阶的抽取率为32的cic滤波器,第二级为抽取率为2的cic补偿滤波器,第三极为半带滤波器,滤波器的截止频率为1K。硬件实现,望各位大侠指点。
wbpotato@163.com    qq:446497438.

友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
VS/伟(PCB)
1楼-- · 2019-07-16 23:07
 精彩回答 2  元偷偷看……
张进超
2楼-- · 2019-07-17 03:17
{:6:}努力吧
jing70117
3楼-- · 2019-07-17 04:27
应该鼓励一下!
DELL强强
4楼-- · 2019-07-17 07:16
路过!!!!!!!!!!!!!!!!!

一周热门 更多>