用FPGA实现算法的功能,结果最后出来的timing score特别高,结果也是错的,请问有办法优化么?

2019-07-15 20:36发布

本帖最后由 beHancock 于 2019-3-28 17:19 编辑

1.算法包括数学运算,双曲函数用读取ROM的方式,除法用了除法器
2.出来的波形在上位机显示,结果因为时序太差出现毛刺,严重影响了信号质量
3.求助,有没有方法可以缓解时序问题?把计算过程换成流水线有帮助么?
上图,为最后的结果

图1 图1
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。