stm8l152 芯片某个输出引脚不能置0

2019-03-23 15:30发布

<p> stm8l152 芯片某个输出引脚不能置0 ,     </p><p>  GPIO_LOW(GPIOD,GPIO_Pin_0);                                                              </p><p>GPIO_LOW(GPIOD,GPIO_Pin_1);<br>GPIO_Init( GPIOD, GPIO_Pin_0, GPIO_Mode_Out_PP_High_Fast);        //推挽输出<br>  GPIO_Init( GPIOD, GPIO_Pin_1, GPIO_Mode_Out_PP_High_Fast);        //推挽输出<br> #define GPIO_LOW(a,b)                a->ODR&=~b<br> <br> <font size="5"><font color="#ff0000">在上面代码执行过程中,发现d0输出始终为高(万用表测量2.5v) 同样的配置d1输出为零,什么原因?</font></font><br> <br> 此帖出自<a href="http://www.xiaopingtou.net/" style="color:#CDCDCD;">小平头技术问答</a> </p><p><br></p><p></p>
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
8条回答
结束是开始
1楼-- · 2019-03-23 16:49
/ stm8l152 芯片某个输出引脚不能置0 ,       GPIO_LOW(GPIOD,GPIO_Pin_0);                                                              GPIO_LOW(GPIOD,GPIO_Pin_1);
                                                            GPIO_Init( GPIOD, GPIO_Pin_0, GPIO_Mode_Out_PP_High_Fast);        //推挽输出
                                                            GPIO_Init( GPIOD, GPIO_Pin_1, GPIO_Mode_Out_PP_High_Fast);        //推挽输出
                                                           #define GPIO_LOW(a,b)                a->ODR&=~b

在上面代码执行过程中,发现d0输出始终为高(万用表测量2.5v) 同样的配置d1输出为零,什么原因?

此帖出自小平头技术问答
ddllxxrr
2楼-- · 2019-03-23 18:27
 精彩回答 2  元偷偷看……
结束是开始
3楼-- · 2019-03-23 20:04
ddllxxrr 发表于 2018-8-24 12:17
管脚时钟没有开启

在stm8l里面没有管脚时钟啊。
  CLK_Peripheral_TIM2    = (uint8_t)0x00, /*!< Peripheral Clock Enable 1, TIM2 */
  CLK_Peripheral_TIM3    = (uint8_t)0x01, /*!< Peripheral Clock Enable 1, TIM3 */
  CLK_Peripheral_TIM4    = (uint8_t)0x02, /*!< Peripheral Clock Enable 1, TIM4 */
  CLK_Peripheral_I2C1    = (uint8_t)0x03, /*!< Peripheral Clock Enable 1, I2C1 */
  CLK_Peripheral_SPI1    = (uint8_t)0x04, /*!< Peripheral Clock Enable 1, SPI1 */
  CLK_Peripheral_USART1  = (uint8_t)0x05, /*!< Peripheral Clock Enable 1, USART1 */
  CLK_Peripheral_BEEP    = (uint8_t)0x06, /*!< Peripheral Clock Enable 1, BEEP */
  CLK_Peripheral_DAC     = (uint8_t)0x07, /*!< Peripheral Clock Enable 1, DAC */
  CLK_Peripheral_ADC1    = (uint8_t)0x10, /*!< Peripheral Clock Enable 2, ADC1 */
  CLK_Peripheral_TIM1    = (uint8_t)0x11, /*!< Peripheral Clock Enable 2, TIM1 */
  CLK_Peripheral_RTC     = (uint8_t)0x12, /*!< Peripheral Clock Enable 2, RTC */
  CLK_Peripheral_LCD     = (uint8_t)0x13, /*!< Peripheral Clock Enable 2, LCD */
  CLK_Peripheral_DMA1    = (uint8_t)0x14, /*!< Peripheral Clock Enable 2, DMA1 */
  CLK_Peripheral_COMP    = (uint8_t)0x15, /*!< Peripheral Clock Enable 2, COMP1 and COMP2 */
  CLK_Peripheral_BOOTROM = (uint8_t)0x17,/*!< Peripheral Clock Enable 2, Boot ROM */
  CLK_Peripheral_AES     = (uint8_t)0x20, /*!< Peripheral Clock Enable 3, AES */
  CLK_Peripheral_TIM5    = (uint8_t)0x21, /*!< Peripheral Clock Enable 3, TIM5 */
  CLK_Peripheral_SPI2    = (uint8_t)0x22, /*!< Peripheral Clock Enable 3, SPI2 */
  CLK_Peripheral_USART2  = (uint8_t)0x23, /*!< Peripheral Clock Enable 3, USART2 */
  CLK_Peripheral_USART3  = (uint8_t)0x24,  /*!< Peripheral Clock Enable 3, USART3 */
  CLK_Peripheral_CSSLSE  = (uint8_t)0x25   /*!< Peripheral Clock Enable 3, CSS on LSE */
结束是开始
4楼-- · 2019-03-24 01:35
结束是开始 发表于 2018-8-24 13:17
在stm8l里面没有管脚时钟啊。
  CLK_Peripheral_TIM2    = (uint8_t)0x00, /*!< Peripheral Clock Enabl ...

而且我看的其他的引脚都正常。
ddllxxrr
5楼-- · 2019-03-24 07:00
 精彩回答 2  元偷偷看……
结束是开始
6楼-- · 2019-03-24 09:40
ddllxxrr 发表于 2018-8-24 14:30
外围电路没有上拉电阻么????如果没有那么让明这个管脚坏了

你的意思是:因为没有上拉电阻。1脚外围电路也没有啊

一周热门 更多>