时钟线路问题

2019-03-25 17:20发布

一些时钟的输出线路,总要接上一个上拉电源,这样做有什么好处? 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
9条回答
仙猫
1楼-- · 2019-03-25 23:31
< 与其输出接上拉,还不如说在用到该信号的电路的输入处上拉更好些。
如果不是因输出开集/开漏,且输出-输入离得较远,该电阻有终端作用,可缓解信号过冲。
下拉也可以的,但一般电路的驱动能力多为“低”强于“高”,在这种情况下上拉可以“帮一把”高电平的驱动能力。
当信号频率高,且出-入间距离较远时,信号到达输入端处的振幅可能会受到衰减,这时同时接上下拉电阻来调整其直流分量也是个常用的办法。
dontium
2楼-- · 2019-03-26 00:41
是“上拉电源”?还是上拉电阻?

如果输出是推挽型的,是没有必要加上拉电阻的,如果是OC、OD型的,就必须有上拉,
silent天狼
3楼-- · 2019-03-26 06:13
dontium 发表于 2014-3-11 10:18
是“上拉电源”?还是上拉电阻?

如果输出是推挽型的,是没有必要加上拉电阻的,如果是OC、OD型的,就必 ...

电路时一个vco的输出,接上拉电阻到电源,是不是为了给这个vco提供直流电平,保证信号强度?
silent天狼
4楼-- · 2019-03-26 09:14
仙猫 发表于 2014-3-11 10:34
与其输出接上拉,还不如说在用到该信号的电路的输入处上拉更好些。
如果不是因输出开集/开漏,且输出-输入 ...

是不是可以理解为提供直流电平,提高信号强度?
仙猫
5楼-- · 2019-03-26 12:48
 精彩回答 2  元偷偷看……
silent天狼
6楼-- · 2019-03-26 14:11
仙猫 发表于 2014-3-11 12:18
“提供直流电平”,“提高信号强度”这样泛泛的提法,在没有具体应用和具体电路的情况下,是很难说“对 ...

哦。谢谢您!

一周热门 更多>