占空比控制

2020-01-26 17:41发布

请大家帮忙看下,怎么把4%的正占空比转变为-96%的负占空比,正负占空比之和为100%,fpga为50mhz频率输入,如果可以的话请举个例子说明一下,用veriloghdl怎么实现,谢谢了,急求!!!
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
zhangmangui
1楼-- · 2020-01-26 23:06
没理解你这个负的要怎么实现    我的理解  占空比都是正的  
zhangmangui
2楼-- · 2020-01-27 02:05
举个例子    有一种驱动器的控制需求   不如占空比是50%时   停止运行
小于50%正转  大于50%反转
zhangmangui
3楼-- · 2020-01-27 04:25
实现先了解周期   通过计算得出一个数n   也就是计数器一直从0计数到n
计数中判断是否到了比较的值   如果到了切换IO口的状态   周期进行
2287312853
4楼-- · 2020-01-27 08:34
zhangmangui 发表于 2019-11-25 22:06
实现先了解周期   通过计算得出一个数n   也就是计数器一直从0计数到n
计数中判断是否到了比较的值   如果 ...

我用示波器,测过了,读信号占空比确实是正4%,写信号占空比是负96%

一周热门 更多>