FPGA 高速信号

2019-11-21 13:41发布

<font color="#4f4f4f"><font face="" "="">假设现在FPGA内部有两个高速信号完全相同,有一个很小的相位差,该如何获得一个如c信号(拓宽也行)的输出信号?</font></font><br> <font color="#4f4f4f"><font face="" "="">直接相与或者其他逻辑操作是不是lut无法满足这么高的精度,如果不行,有其他什么办法吗?</font></font><br> <ignore_js_op> <dl class="tattl attm"> <dd> <img src="data/attach/1911/866t6j3e0n7e5fy5cdhjc20vo4z8vcmd.png" alt="图片2.png" title="图片2.png"> </dd> </dl> </ignore_js_op> <p><br></p>
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
4条回答
Air_Kongqi
1楼-- · 2019-11-21 19:26
 精彩回答 2  元偷偷看……
飞雪9366
2楼-- · 2019-11-22 00:54
坐等大神解答
卿小小_9e6
3楼-- · 2019-11-22 03:23
0.5ns的相位差,目前FPGA不行,只能仿真。你这是国家重点项目吗?如果不是,那么想一下这种信号测量的意义在哪里?——基本没意义才对,在误差接受范围内即可。国外仪器有ps脉冲发生器(ps时钟源)。
卿小小_9e6
4楼-- · 2019-11-22 07:54
0.5ns的相位差,目前FPGA不行,只能仿真。你这是国家重点项目吗?如果不是,那么想一下这种信号测量的意义在哪里?——基本没意义才对,在误差接受范围内即可。
国外仪器有ps脉冲发生器(ps时钟源),同时国内外均有ps识别测量板卡。
补充一点,TDC芯片兴许可以作为一个解决思路。Time_Digital_Converter,时间数字转换芯片。可以实现PS级别的信号分析。它仅仅是测量,没有办法触发。

一周热门 更多>