AD7892起始输入引脚拉低之后仍为高电平怎么解决

2019-08-17 11:01发布

小弟使用AD7892,起始信号CONVST引脚在拉低之后其引脚电压在3V左右仍为高电平。(不是低电平时间短的原因,延长低电平时间仍是这样),如下图示波器中黄色波形。
求教!!!
另外转换结束信号EOC也与手册中描述不一致(示波器中蓝色波形),应该为100ns左右的低脉冲,实际一直为低电平。
拔掉ADC芯片,CONVST引脚拉低时正常,可以达到0V 。AD芯片供电引脚全部正常,求问这是怎么回事呢?
求大神

小弟使用AD7892,起始信号CONVST引脚在拉低之后其引脚电压在3V左右仍为高电平。(不是低电平时间短的原因,延长低电平时间仍是这样),如下图示波器中黄色波形。
求教!!!
另外转换结束信号EOC也与手册中描述不一致(示波器中蓝色波形),应该为100ns左右的低脉冲,实际一直为低电平。
拔掉ADC芯片,CONVST引脚拉低时正常,可以达到0V 。AD芯片供电引脚全部正常,求问这是怎么回事呢?
求大神

8条回答
顶顶顶顶顶顶
查看更多
大神们呢,求助攻啊
查看更多
hong_qi   
  • 25  
  • 509  实习生
    4楼-- · 2019-08-18 00:34
    很好哦
    查看更多
    顶顶多好
    查看更多
    hong_qi   
  • 25  
  • 509  实习生
    6楼-- · 2019-08-18 08:16
    楼主是超人
    查看更多
    多带带AD7892可以测试时序么?
    查看更多

    一周热门 更多>