请教下modelsim中怎么仿真PLL

2019-03-25 08:17发布

现在做的一点东西,里面用到了PLL,做了个时钟的三倍频:
PLL39MHzx3 PLL39MHzx3_M(
        .inclk0(DSP39MHz),
        .c0(CLK_M)
        );
       
下载到FPGA运行没问题的.
但是用modelsim仿真的时候,给可DSP39MHz时钟,但是不知道怎么观察CLK_M,由CLK_M驱动的其他时钟都没有工作,modelsim给的反应是:
# run 100 ns
#  Note : Cyclone II PLL is enabled
# Time: 0  Instance: ADSample_Interface_vlg_tst.i1.PLL39MHzx3_M.altpll_component.stratixii_pll.pll1
# Warning : Invalid transition to 'X' detected on StratixII PLL input clk. This edge will be ignored.
# Time: 0  Instance: ADSample_Interface_vlg_tst.i1.PLL39MHzx3_M.altpll_component.stratixii_pll.pll1.n1
# Running testbench
run 500ns
#  Note : Cyclone II PLL locked to incoming clock
# Time: 169000  Instance: ADSample_Interface_vlg_tst.i1.PLL39MHzx3_M.altpll_component.stratixii_pll.pll1


现在有点没思路,刚刚开始学modelsim,往各位高手不吝赐教一二..
(, 下载次数: 0) 上传 点击文件名下载附件 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。
该问题目前已经被作者或者管理员关闭, 无法添加新回复
7条回答
kdy
1楼-- · 2019-03-25 19:36
< / 1.pll加仿真模型。
2.写个时钟使用预编译指令切换。
二者均可
chenzhufly
2楼-- · 2019-03-25 22:29
没看到CLK_M啊
astwyg
3楼-- · 2019-03-26 03:35
用altera那个Mag什么向导生成的PLL模型是不能用modelsim仿真吧?
写一个仿真模型会不会很难?
astwyg
4楼-- · 2019-03-26 04:19
那是个wire信号,我还不太清楚怎么在modelsim中观察内部的wire和reg信号
chenzhufly
5楼-- · 2019-03-26 09:49
 精彩回答 2  元偷偷看……
astwyg
6楼-- · 2019-03-26 10:36
我怕把主程序给写乱了,有什么办法只在TestBench中操作就可以观察么?

一周热门 更多>