240
收录了4919篇文章 ·10164个问题 · 1人关注

电路设计,是指按照一定规则,使用特定方法设计出符合使用要求的电路系统。

0

pcb技术:电源与地之间接电容的原因

自己老是弄不清楚,看到这个,感觉不错。 1、电源与地之间接电容的原因  有两个作用,储能和旁路   储能:电路的耗电有时候大,有时候小,当耗电突然增大的时候如果没有电容,电源电压会被拉低,产生噪声,振铃,严重会导致CPU 重启,这...

0

进程简介(笔记二)

0. 一道等待运行的程序只有在获得了处理器后才能运行,在多道程序环境下,程序并发执行,走走停停。这时由于资源共享,它们将失去封闭性,并且具有间断性,同样的输入多次运行可能得出不同的结果。所以,程序是不能参与并发执行的...

0

进程控制块(PCB) —— task_struct

我们把正在执行的程序称为进程,这是一种广义的定义。更具体一点来说,进程是由正文端 (text) 、用户数据段 (usr segment) 以及系统数据段 (system segment)共同组成的一个程序执行环境。 进程和程序 程序 程序是一个包含...

0

Altium designer小技巧记录

1,绘制板子形状大小:先画keep-out layer范围线,然后Ctrl+A全选,执行design-Board Shape-Define from selected object,就可以更新黑 {MOD}边界区域了 2,自动删除板子外面的覆铜:在覆铜对话框右下角有个去除死角的选项,选上...

0

Altium Designer要点笔记

器件库的管理 在Altium Designer中,可以导入的库扩展名包括 1. SchLib器件库 2. PcbLib封装库 3. IntLib集成库 其中,基于 1 2 是传统的库文件管理办法。SchLib文件中只含有器件定义和原理图符号,以及封装模型名称或路径,...

0

信号完整性(2)——信号完整性概述

一年前看了一遍《信号完整性问题和印制电路板设计》这本书,当时是在做 Intel 的一个芯片,所以学了一下,后来转作 MCU,就不需要信号完整性的知识了,就没再看。最近又开始做高通的一款芯片,虽然有原厂的参考资料,但是自己学到收的才是...

0

孤儿进程与僵尸进程

概念 孤儿进程:一个父进程退出,而它的一个或多个子进程还在运行,那么那些子进程将成为孤儿进程。孤儿进程将被init进程(进程号为1)所收养,并由init进程对它们完成状态收集工作。 僵尸进程:一个进程使用fork创建子进程,如果子...

0

PCB各层的含义 (solder paste 区别)

  阻焊层 solder mask,是指板子上要上绿油的部分;因为它是负片输出,所以实际上有solder mask的部分实际效果并不上绿油,而是镀锡,呈银白 {MOD}! 助焊层 paste mask,是机器贴片时要用的,是对应所有贴片元件的焊盘的,大小与toplayer/b...

0

Allegro教学:关于dangling connection的解释

在PCB布线之后需要通过allegro提供的Reports功能检查问题,并提供报告,其中一项重要的检查是名为dangling lines, vias and antenna的检查,他可以帮你检查出当前绘制中有没有悬空多余的线和过孔。  新人可能会对dangling lines, vias和 a...

0

导出文件csv格式

public class JsonToExcel { // 服务器文件路径 public static String saveUrl ="D:\hnqp\GMManager\excal\"; /** * 导出玩家基本信息 * @param data * @param name */ public sta...

0

LDO电源电路设计

        我们常用的电源类型有LDO和DCDC两种。DCDC包含buck,boost,buckboost,隔离,非隔离等拓扑,再加上PWM,PFM,同步整流,软开关,磁芯复位等多种关键技术,可以创造出n种DCDC电源设计方案。LDO相对比较简单,可以分为NPN稳压器,...

0

我的焊接监控系统web开发之路(一)

一.焊接监控系统web1.1 功能概览决定将现有的监控与质量分析系统web端做成如下架构,其中包括了系统概览,设备管理,工作站实时监控,故障诊断,历史查询以及报表分析等功能。为突出实时监控功能这一重点,没有将更高层级的人员,库存,物流...

0

DDR3 LAYOUT RULES

DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Con...

0

隐藏电源和地网络飞线

1、Edit>>Properties, Find栏的Find By Name选择Net, 然后点击More2、如下图

0

基于Cadence_Allegro的高速PCB设计信号完整性分析与仿真

原文地址::http://www.21ic.com/app/power/201106/86955.htm   摘要:信号完整性问题已成为当今高速PCB设计的一大挑战,传统的设计方法无法实现较高的一次设计成功率,急需基于EDA软件进行SI仿真辅助设计的方法以解决此问题。在此主要研究...