FPGA超频试验

2020-02-27 21:11发布

virtex-5,芯片是-1C速度的,工程按-1速度编译后报告只能跑140M
1.开始超频准备,把vccint提高到1.08V,手册要气是不超过1.05V的,
因为电流较大,FPGA工作起来后,内核监视器只有1.02V,有0.06V的压降在内电层上消耗了。
2.欺骗ISE,把芯片等级改为-3
3.欺骗PLL,把PLL的参数按20M来设计,倍频9倍,预期目标是180M,编译勉强通过
4.实际的时钟是25M的,真实的频率是25*9=225M
运行两个小时,没有发现数据错误,不过烧了一次保险丝,换成更大的就好了。
结论,140M超频到了225M,还可以正常运行。
下一步尝试250M

友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。