求助FPGA数字信号转模拟信号电路设计

2019-03-25 10:53发布

选一个黑匣子,具备这样的功能:4v电平来时,迅速提高电压到0.6V,然后放电到0.5V,然后给4V电平,迅速提高电压到0.6V,然后放电到0.5V。让电压在0.50.6之间摆动。达到数字电平转模拟电平的目的。
黑匣子必须具备的优点:提电压迅速,降电压缓慢。这样可以降低对电平转换频率的要求。
请问这样的黑匣子要用什么样的电路来实现,电路复杂不,稳定性怎么样? 此帖出自小平头技术问答
友情提示: 此问题已得到解决,问题已经关闭,关闭后问题禁止继续编辑,回答。